1. <p id="h94qs"><del id="h94qs"><xmp id="h94qs"></xmp></del></p><pre id="h94qs"><label id="h94qs"><xmp id="h94qs"></xmp></label></pre>
      1. <track id="h94qs"></track>

        <acronym id="h94qs"><strong id="h94qs"><listing id="h94qs"></listing></strong></acronym>

        今天是2021年10月18日 星期一,歡迎光臨本站 上海皮賽電子有限公司 網址: www.duongvequetroi.com

        行業動態

        Xilinx 在Intel IDF2014 展示提升數據中心效率的Smarter解決方案

        文字:[大][中][小] 2014-9-11    瀏覽次數:2929    
          2014年9月5日,中國北京 — All Programmable 技術和器件的全球領先企業賽靈思今天宣布將在2014年英特爾開發者論壇 (IDF 2014)上展示提升數據中心效率的Smarter Solution。通過一系列演示,賽靈思將重點展示用于下一代數據中心的尖端高性能閃存存儲以及基于FPGA的加速解決方案,其中包括賽靈思的加速參考設計和面向FPGA的OpenCL開發技術。這些先進的28nm和20nm All Programmable芯片解決方案,將幫助運營商大幅提升數據中心的效率與容量,優化投資回報率,并降低運營成本。
          賽靈思在IDF 2014期間的技術演示包括:
          加速鍵值(Key-Value)存儲應用賽靈思演示的是廣泛應用的鍵值存儲工作負載加速引擎(即Memcached和NoSQL),該引擎能夠顯著提升單位功耗性能,大幅降低時延,并支持在OpenCL開發環境應用各種賽靈思器件和Vivado? HLS開發工具。該解決方案采用基于All Programmable Virtex?-7 FPGA的Alpha Data ADM-PCIE-7V3開發板。
          采用Kintex-7 FPGA的NVMe閃存存儲平臺賽靈思演示的是運行在其Kintex?-7 FPGA開發平臺上的NVMe閃存存儲解決方案,展示了完全符合NVMe標準規范1.1的接口。它采用了賽靈思業界領先的SerDes性能和功耗最優化的FPGA解決方案,同時支持業界最新閃存存儲市場協議。
        返回上一步
        打印此頁
        [向上]
        性一交一乱一伦A片一区二区
          1. <p id="h94qs"><del id="h94qs"><xmp id="h94qs"></xmp></del></p><pre id="h94qs"><label id="h94qs"><xmp id="h94qs"></xmp></label></pre>
            1. <track id="h94qs"></track>

              <acronym id="h94qs"><strong id="h94qs"><listing id="h94qs"></listing></strong></acronym>